PK10全天计划网页版歡迎您的到來!

世紀電源網社區logo
社區
Datasheet
標題
返回頂部
未解決

關于2844的3腳電壓問題

[復制鏈接]
查看: 460 |回復: 7
1
gong777802664
  • 積分:1036
  • |
  • 主題:17
  • |
  • 帖子:192
積分:1036
LV6
高級工程師
  • 2019-9-19 15:20:27
10問答幣
2844做反激電源3腳經過1K電阻連接到電流采樣電阻端采集初級電流,開關電源額載運行時,3腳電壓是不高的,但是有電流尖峰,且上電瞬間電阻兩端電壓高,波形如下,想請教幾個問題:
1.因為3腳電流尖峰是因為變壓器繞組之間存在匝間電容,mos開通時母線直流給這些電容充電會有電流,這些電流流經mos就會反映在電流采樣電阻的上形成尖峰,并且因為工作在DCM狀態下不存在副邊整流二極管的反向回復電流耦合到初級的電流(CCM存在),求問怎么減小這個尖峰?減小變壓器匝間電容除了三明治繞法,緊密均勻外,還有其他方法嗎?
2.上電瞬間的3腳電壓超過1V,穩定后不超過1V,這個是為什么?環路沒調好嗎?
3.我測試的波形,為什么在mos關斷過程中,電流采樣電阻兩端的波形還會有一個跌落在上沖?

201991915139.bmp (1.13 MB, 下載次數: 4)

3腳周邊電路

3腳周邊電路

上電瞬間3腳尖峰.jpg (194.34 KB, 下載次數: 4)

上電瞬間3腳尖峰.jpg

穩定后3腳電壓尖峰.jpg (187.99 KB, 下載次數: 5)

穩定后3腳電壓尖峰.jpg
收藏收藏1
gong777802664
  • 積分:1036
  • |
  • 主題:17
  • |
  • 帖子:192
積分:1036
LV6
高級工程師
  • 2019-9-19 17:07:26
  • 倒數7
 
求大佬解答
wangdongchun
  • 積分:20580
  • |
  • 主題:40
  • |
  • 帖子:3894
積分:20580
LV10
總工程師
  • 2019-9-19 22:34:46
  • 倒數6
 
將c203移至電阻右端試試看
gong777802664
  • 積分:1036
  • |
  • 主題:17
  • |
  • 帖子:192
積分:1036
LV6
高級工程師
  • 2019-9-20 08:12:09
  • 倒數5
 
有這么用的嗎?不能造電路啊
hpf0532
  • 積分:1161
  • |
  • 主題:5
  • |
  • 帖子:129
積分:1161
LV6
高級工程師
  • 2019-9-20 08:30:53
  • 倒數4
 
上電瞬間那個看起來感覺變壓器要飽和了
gong777802664
  • 積分:1036
  • |
  • 主題:17
  • |
  • 帖子:192
積分:1036
LV6
高級工程師
  • 2019-9-20 08:33:18
  • 倒數3
 
上電瞬間的電流波形有一點點的彎曲,有一點點偏飽和,但是我更改過電感量,用開過更大氣隙,電感量更小的變壓器和更大的變壓器都試過,還是高
口乃心之門戶
  • 積分:8741
  • |
  • 主題:7
  • |
  • 帖子:762
積分:8741
LV8
副總工程師
  • 2019-9-20 08:47:35
  • 倒數2
 


反激開關MOSFET 源極流出的電流(Is)波形的轉折點的分析。

很多工程師在電源開發調試過程中,測的的波形的一些關鍵點不是很清楚,下面針對反激電源實測波形來分析一下。
問題一,一反激電源實測Ids電流時前端有一個尖峰(如下圖紅色圓圈里的尖峰圖),這個尖峰到底是什么原因引起的?怎么來消除或者改善?

大家都知道這個尖峰是開關MOS開通的時候出現的,根據反激回路,Ids電流環為Vbus經變壓器原邊、然后經過MOS再到Vbus形成回路。本來原邊線圈電感特性,其電流不能突變,本應呈線性上升,但由于原邊線圈匝間存在的分布電容(如下圖中的C),在開啟瞬間,使Vbus經分存電容C到MOS有一高頻通路,所以形成一時間很短尖峰。

下面再上兩個英文資料,上面的C在下圖中等效于Cp或者是Ca

經分析,知道此尖峰電流是變壓器的原邊分布參數造成,所以要從原邊繞線層與層指尖間著手,可以加大間隙來減少耦合,也可以盡量設計成單層繞組。
例如變壓器盡量選用Ae值大的,使設計時繞組圈數變少減少了層數,從而使層間電容變小。也可減少線與線之間的接觸面,達到減少分布電容的目的。如三明治繞法把原邊分開對此尖峰有改善,還能減少漏感。當然,無論怎樣不能完全避免分布電容的存在,所以這個尖峰是不能完全消除的。并且這個尖峰高產生的振蕩,對EMI不利,實際工作影響倒不大。但如果太高可能會引起芯片過流檢測誤觸發。
所以電源IC內部都會加一個200nS-500nS的LEB Time,防止誤觸發,就是我們常說的消隱。
問題二,開關MOS關端時,IS電流波形上有個凹陷(如下圖紅色圈內的電流波形的凹陷)這是怎么回事?怎么改善?

說這個原因之前先對比下mos漏極電流Id與mos源極電流Is的波形。
實測Id波形如下

實測Is波形如下

從上面的這兩個圖中看出,ID比IS大一點是怎么回事?其實Is 是不等于Id的,Is = Id- Igs(Igs在這里是負電流,Cgs的放電電流如下圖),那A,B 兩點波形,就容易解釋了。

Id比Is大,是由于IS疊加了一個反向電流,所以出現Is下降拐點。顯然要改善這個電流凹陷可以換開關MOS管型號來調節。
看了上面Id的電流波形后問題又來了,mos關斷時ID的電流為何會出現負電流?如下圖

MOS關斷時,漏感能量流出給Coss充到高點,即Vds反射尖峰的頂點上。到最高點后Lk相位翻轉,Coss反向放電,這時電流流出,也就是Id負電流部份的產生。
http://www.360doc.com/content/16/0828/21/34869884_586609128.shtml
http://www.360doc.com/content/16/0801/22/34869884_580112174.shtml

評分

參與人數 121幣 +5收起理由
世紀電源網-九天 + 5贊一個!

查看全部評分

gong777802664
  • 積分:1036
  • |
  • 主題:17
  • |
  • 帖子:192
積分:1036
LV6
高級工程師
最新回復
  • 2019-9-23 15:37:27
  • 倒數1
 
這是3腳的波形,你看一下波形,在mos開通的時候,有個斜率很高的尖峰是咋回事

微信圖片_20190923153614.jpg (120.46 KB, 下載次數: 2)

PIN3引腳的電壓波形

PIN3引腳的電壓波形
熱門技術、經典電源設計資源推薦

世紀電源網總部

地 址:天津市南開區黃河道大通大廈5層

電 話:400-022-5587

傳 真:(022)27690960

郵 編:300110

E-mail:21dy#21dianyuan.com(#換成@)

世紀電源網分部

廣 東:(0755)28285637 /(13823562357)

北 京:(010)69525295 /(15901552591)

上 海:(021)24200688 /(13585599008)

香 港:HK(852)92121212

China(86)15220029145

網站簡介 | 網站幫助 | 意見反饋 | 聯系我們 | 廣告服務 | 法律聲明 | 友情鏈接 | 清除Cookie | 小黑屋 | 不良信息舉報

Copyright 2008-2019 21dianyuan.com All Rights Reserved    備案許可證號為:津ICP備10002348

PK10全天计划网页版 全天北京PK10开奖计划 腾讯分分彩计划网 腾讯分分彩开奖历史 5分11选5万位计划